Page 16 - AB00601_邏輯設計實驗
P. 16
邏輯設計實驗
V CC
V CC V CC
提升 電阻
浮接
浮接
拉下電阻
(a) (b)
圖 1-12 輸入端的浮接處理:開路時,接腳浮接不被允許
V CC
O.C.: O.E.
Open Collector O/P
提升電阻 拉下電阻
O.E.:
O.C. Open Emitter O/P
(a)O.C.常用在電晶體-電晶體邏輯(TTL) (b)O.E.常用在射極耦合邏輯(ECL)
圖 1-13 開路輸出端的處理
(8) 史密特觸發閘(Schmitt Trigger Gates):常被廣泛應用於波形整形電路,
與一般電路(圖 1-14(a))不同的是,其輸入具有特殊的磁滯(Hysterises)
特性(圖 1-14(b)),對雜訊有極佳的抵抗能力,是極為重要的轉換電路。
V CC
(a)一般閘符號 (b)史密特閘符號 (c)使用範例
圖 1-14
1. 一般閘:只有單一比較點,如圖 1-15 所示,不可使用在緩慢變化的
波形處理。 V O
V OH
V OL
0 V I
V TH
圖 1-15
8