Page 10 - eAB03001_數位電路實作應用_課本PDF
P. 10

CPLD 數位邏輯設計實習



                    1-1     數位邏輯實驗開發系統硬體的製作與使用



                         相關知識學習



                          本書係利用全國技術士檢定數位電子乙級職種,所使用的檢定用子電路板,做為

                      CPLD 主電路板,自行研發可供 CPLD 實驗用的 CPLD 學習發展轉接電路板,做為主要
                      的數位邏輯實驗開發系統的硬體。本節將針對 CPLD 主電路板中所使用到的 CPLD 邏輯

                      元件與 CPLD 學習發展轉接電路板的電路原理與功能詳加說明,使學習者能順利完成組
                      裝工作。本書於後續章節中除應用了以上兩電路板,亦配合「台灣創新科技管理發展協會

                      (ITM 協會)的 AMA 先進微控制器應用認證(8bit / 32bit) - Fundamentals」術科認

                      證用電路板中的輸入、輸出電路,做數位邏輯應用電路的設計與實驗,也將在相關章節中
                      為學習者做介紹。


                     1-1.1  CPLD 主電路板


                          本書為配合系統軟體 Quartus II 採用與全國技術士數位電子乙級技能檢定子電路板相

                      同的電路做為主電路板,以便將來學習者能快速熟悉數位電子乙級技能檢定的範疇,而不
                      必從頭學起。其主電路板由下列電路所組成:


                      1   CPLD 晶片

                             本 書 實 習 所 使 用 的 CPLD 可 規 劃 邏 輯 元 件 係 採 用 Altera 公 司 所 生 產 的 MAX

                        3000A 系列晶片,具有體系結構完整和邏輯單元靈活、合成度高與適用範圍廣等特點。
                        可完成較大規模的電路,規劃也很靈活,並具有設計開發時程短、設計製造成本低、開

                        發工具先進、標準 品無需測試、品質穩定與可在線上檢驗等優點,因此被廣泛應用於電

                        子產 品的原型設計和產 品生產 之中。如圖 1-1 所示的 U2 是由 Altera 公司所生產,為
                        一 44 支腳 PLCC 包裝的核心晶片,其編號為 EPM3064ALC44-10。CPLD 晶片 I/O

                        各腳接至左右兩邊的 15 PIN 排針,以便連接至麵包板或 CPLD 學習發展轉接電路板信

                        號輸入、輸出端上。





















                    2
   5   6   7   8   9   10   11   12   13   14   15