Page 34 - 數位邏輯設計升學寶典
P. 34

26     數位邏輯設計



                 老師引導 6

            ɧ፩ɝʝ͆א€XORཛྷdϞ఻၇፩ɝً࿒ึԴ፩̈၌މ "1" kc

            (A) 8c(B) 6c(C) 5c(D) 4f
             解   D  n 個輸入端的 XOR 閘或 XNOR 閘,
                                                          n-1
                                                                    3–1
                    不論輸出端為“0"或“1"的情況,皆為 2  種;故 2 =4 種。
                 學生練習 6.1


                    ̬፩ɝ NOR ཛྷ፩̈މ Hi ٙઋرϞ఻၇kc A  1c B  3c C  7c D  15f
                    答










                 學生練習 6.2

                    8 ፩ɝٙˀʿཛྷd΍Ϟ఻၇፩ɝً࿒ึԴ፩̈މ৷࿒€ᜌ፨ 1?
                     A  1c B  7c C  63c D  255f

                    答
                                                                                      學生練習     6.1 (A)  6.2 (D)
                                                                                      答  案
                                                                                              詳解請掃章首 QR-code


                 老師引導 7             【109 統測】

            νྡהͪd຅ A ၌፩ɝމ 1 kHz ٙ˙تd B ၌፩ɝމ 1d C ၌፩ɝމ 0d                                    A
                                                                                            B
            D ၌፩ɝމ 1dۆ F ၌፩̈ڦ໮މjc(A) ޴З൴ۃٙ 1 kHz ˙تc                                        C              F
            (B) ޴Зໝܝٙ 1 kHz ˙تc(C) 1c(D) 0f                                                 D

             解   C (1) 該組合電路等效為 4 輸入的反及閘(NAND)。
                    (2)  反及閘(NAND)的特性:
                       只要有任一或更多輸入為邏輯 0,則輸出即為邏輯 1:
                       由於輸入 C = 0,所以 F=1。

                 學生練習 7.1


                    ɨΐࡳɓࡈ̙˸ஷཀࠇᅰএتk




                    答
   29   30   31   32   33   34   35   36