Page 35 - 數位邏輯設計升學寶典
P. 35

Chapter 2     基本邏輯閘       27



                 學生練習 7.2

                    νྡ  a  b  הͪd͟፩ɝ၌ A ፩ɝ 1 kHz ٙ˙تd຅છՓ၌
                    C ޫމ 1 ࣛdۆՉ F ፩̈၌ʱйމc A  0e1 kHz ٙ˙تc B

                    1e1 kHz ٙ˙ت c C  1 kHz ٙ˙تe0c D  1 kHz ٙ˙تe                                 (a)
                    1f

                    答
                                                                                                 (b)



                                                                                      學生練習     7.1 (A)  7.2 (A)
                                                                                      答  案
                                                                                              詳解請掃章首 QR-code





            2-2 邏輯閘的(傳遞)延遲時間


            當信號輸入邏輯閘到輸出產生改變,兩者的時間差稱為「傳遞延遲時
            間」(propagation delay time, t ,或 t )。以反相器為例,在實際的輸
                                                  p
                                           d
            入 (A) /輸出 (f) 波形時序圖中可以發現,輸出波形皆較輸入波形延遲
            一個 t 的時間才反應(動作) 註,此 t 的大小決定邏輯閘或邏輯電路對
                                                 d
                  d
            信號的反應速度,同時也影響輸入信號的最高頻率。
            註 :   輸出波形由 1 轉變為 0 的 t d 與由 0 轉變為 1 的 t d ,
                兩者通常不相同,一般皆以兩者的平均值代表。                                     邏輯閘             輸入輸出波形時序


                 老師引導 1


            νྡהͪމɓࡈᗙᇝ՟̈ཥ༩dɨΐО
            ٫މ༈ཥ༩ʕஹટᓃ AeB ʿ Y ʘ͍ᆽت
            Җk€ה፯͜ᜌ፨ཛྷʘַ፰ࣛගѩ޴́













             解   B  (1)  由於 A、B 輸入波形已劃出,所以只要將 A、B 波形輸入
                       至 NOR 閘,即可獲得未考慮延遲時間的理想波形,如
                       右圖所示。
                    (2)  由於 B 波形為 A 波形反相(共有 5 個反相器)後延遲 5
                       倍的時間(5 t d ),故 Y 的輸出波形應只延遲 1 倍的時間
                       (1 t d ),如選項 (B) 所示。
   30   31   32   33   34   35   36