Page 25 - AC21310_電子書PDF
P. 25
數位邏輯設計 全一冊
1. 可程式唯讀記憶體(PROM)
可程式唯讀記憶體(programmable ROM;簡稱 PROM)是由固定
的 AND 閘陣列與可程式的 OR 閘陣列所組成。OR 閘陣列通常利用保險
絲作為資料儲存的裝置,可以讓使用者透過燒錄裝置來熔斷對應的保險
絲,以進行資料的儲存,由於保險絲只允許熔斷一次,所以 PROM 僅能
燒錄一次資料,當燒錄完成後便無法更改儲存的資料。
2. 可程式陣列邏輯(PAL)
可程式陣列邏輯(programmable array logic;簡稱 PAL)是由可
程式的 AND 閘陣列與固定的 OR 閘陣列所組成。由於只有 AND 閘陣列
可以規劃且僅能規劃一次,所以工作速度比 PLA 快、應用範圍廣泛。
3. 通用陣列邏輯(GAL)
通用陣列邏輯(generic array logic;簡稱 GAL)是依據 PAL 改良
而成的,由可程式的 AND 閘陣列與固定的 OR 閘陣列與可程式的輸出入
電路所組成。GAL 是使用電子式可抹除可程式唯讀記憶體(electrically
erasable programmable read only memory;簡稱 EEPROM),讓使用者
利用電氣信號將燒錄完成的資料清除以修改資料,且可重複規劃 100 次。
因其內部電路採用 CMOS 電晶體,所以具有消耗功率低,速度慢的特性。
4. 可程式電氣清除邏輯(PEEL)
可程式電氣清除邏輯(programmable electrically erasable logic;
簡稱 PEEL)與 GAL 類似,也是使用 EEPROM 讓使用者利用電氣信號
將燒錄完成的資料清除以修改資料,且可重複規劃 1000 次。PEEL 提供
更有彈性的結構與更高的容量,例如一個 PEEL IC 可以取代超過 20 個相
同接腳的 GAL IC。此外,PEEL 具有消耗功率低,速度快的特性。
5. 可程式邏輯陣列(PLA)
可程式邏輯陣列(programmable logic array;簡稱 PLA)則是由
可程式的 AND 閘陣列與可程式的 OR 閘陣列所組成。由於 AND 與 OR
閘陣列皆可以規劃,且 AND 閘陣列與 OR 閘陣列都僅能規劃一次,所以
工作速度比 PAL 慢。
表 1-8 是 SPLD 的分類與特性比較。
18
"$ @$) JOEE ɪʹ